현재 위치 - 인적 자원 플랫폼망 - 부중고정보 - 10-4 우선순위 인코더 74LS147과 기본 게이트 회로를 사용하여 8421BCD 코드의 출력을 형성하는 방법...
10-4 우선순위 인코더 74LS147과 기본 게이트 회로를 사용하여 8421BCD 코드의 출력을 형성하는 방법...

우선순위 인코더 회로에서는 동시에 2개 이상의 인코딩 신호를 입력할 수 있습니다. 그러나 우선순위 인코더를 설계할 때 모든 입력 신호는 우선순위에 따라 대기됩니다.

우선순위 인코더 74LS148과 래치 74LS279를 사용하여 회로가 완성됩니다. 이 회로는 주로 두 가지 기능을 수행합니다. 하나는 플레이어의 버튼 누름 순서를 구별하고 첫 번째 응답자의 번호를 래치하며 동시에 회로 디스플레이 번호를 디코딩하고 표시하는 것입니다(디스플레이 회로는 7세그먼트 디지털 디스플레이를 사용합니다) 튜브), 다른 하나는 다른 플레이어 버튼을 금지하는 것입니다. 해당 키 조작은 유효하지 않습니다.

(3) 인코더는 그림 4-3에 나와 있습니다. 74HC147H는 10-4 라인 우선순위(하이 엔디안) 인코더입니다. 입력이 로우 레벨이면 출력은 해당 입력 번호 8421입니다. 코드의 역코드(BCD 코드)입니다. 그림 4-28 트리거 래치 회로.

(1) 10을 2로 바꾸는 기능이 있습니다. (2) 세 자리 십진수를 이진수로 변환할 수 있습니다. (3) 십진수와 이진수를 자동으로 표시할 수 있습니다. (4) 시프트 레지스터는 8비트 시프트 레지스터를 사용한다.

출력 터미널은 입력된 십진수의 BCD 코드 출력을 반영합니다. 74LS147 우선 순위 인코더의 입력 및 출력 터미널은 모두 낮은 레벨에서 활성화됩니다. 즉, 특정 입력 터미널이 낮은 레벨 0에 있을 때 4개의 출력 터미널은 해당 8421BCD 코드를 낮은 레벨 0에서 출력합니다.